# PERCOBAAN 8 MEMORY

#### 8.1. TUJUAN:

Setelah melakukan percobaan ini mahasiswa diharapkan mampu

- Menjelaskan prinsip kerja memory secara umum
- Melakukan operasi simpan data di memory
- Melakukan operasi baca data dari memory
- ➤ Membuat integrasi memory

#### 8.2. PERALATAN:

- Modul Wish Maker
- IC RAM 7489
- IC Decoder 74138

#### 8.3. DASAR TEORI:

#### 8.3.1. KONSEP DASAR MEMORY

Di dalam sistim digital, rangkaian memori menyajikan fungsi sebagai penyimpan informasi (data) secara permanen atau tetap yang dapat dipanggil kelak. Media penyimpan dapat berupa rangkaian terintegrasi semikonduktor atau peralatan magnetik seperti tape magnetik atau disk. Media magnetik umumnya dapat menyimpan banyak data dibandingkan dengan media semikonduktor, tapi waktu pengaksesannya (waktu yang diperlukan untuk menuju lokasi data dan kemudian membacanya), lebih lama.

Konsep memory dapat dijelaskan sebagai berikut, anggap kita mempunyai sebuah halaman buku yang kosong, belum ditulisi. Biasanya, sebuah buku tulis selalu bergarisgaris, dimana setiap baris dapat ditulisi dengan sebuah kalimat. Apabila setiap baris ke bawah diberi nomor urut, maka setiap baris memiliki nomor sendiri. Nomor tersebut dapat dinyatakan sebagai alamat dari setiap baris. Jadi, apabila kita menulis sebuah kalimat atau kata pada nomor baris tertentu, maka kalimat atau kata tersebut berada di lokasi nomor baris tersebut. Contoh, kita menulis "Siapa saya ?" pada baris ke 10, maka kalimat "Siapa saya ?" tersebut merupakan informasi yang menempati lokasi ke-10.

Sebuah unit memory berisi informasi data dalam bentuk bit-bit biner. Keluar masuknya data ke dan dari unit memory melalui jalur / bus data. Sedangkan alamat yang dituju untuk menyimpan atau membaca data ke dan dari memory diinformasikan melalui jalur/ bus alamat. Blok diagram unit memory dan peralatan pendukung lainnya diberikan dalam gambar 8.1.



Gambar 8.1. Unit memory

Sebuah layout memory terdiri dari nomor lokasi (alamat) dan elemen data yang menempati masing-masing lokasi. Bentuk sebuah layout memory ditunjukkan pada gambar 8.2.

| ALAMAT MEMO | DATA    |                  |  |  |  |  |  |
|-------------|---------|------------------|--|--|--|--|--|
| Binary      | Decimal | lsi Memory       |  |  |  |  |  |
| 000000000   | 0       | 1011010101011101 |  |  |  |  |  |
| 000000001   | 1       | 1010101110001001 |  |  |  |  |  |
| 000000010   | 2       | 0000110101000110 |  |  |  |  |  |
| •           | •       | •                |  |  |  |  |  |
| •           | •       | •                |  |  |  |  |  |
| •           | •       | •                |  |  |  |  |  |
| 1111111101  | 1021    | 1001110100010100 |  |  |  |  |  |
| 111111110   | 1022    | 0000110100011111 |  |  |  |  |  |
| 111111111   | 1023    | 1101111000100101 |  |  |  |  |  |

Gambar 8.2. Layout Memory 1K x 16

Kapasitas memory pada gambar di atas adalah 1Kx16= 16384 bit, dimana jumlah lokasi yang tersedia adalah 1024 lokasi sedangkan masing-masing lokasi dapat menampung data sepanjang 16 bit.

## 8.3.2. KONSTRUKSI MEMORY

Sebuah sel memory dapat dibuat dari sebuah Flip-flop dan beberapa gerbang seperti ditunjukkan pada gambar 8.3. Sel ini terdiri dari 3 input dan 1 output. Input select

berfungsi untuk meng-enable (mengaktifkan) sel untuk dapat membaca atau menulis data di sel. Nilai logika "1" atau "0" pada input read/write menentukan operasi yang dipilih.



Gambar 8.3. Sebuah Sel Biner (Binary Cell/BC)

Sedangkan konstruksi sebuah memory yang sederhana, terdiri dari 12 sel biner (BC) ditunjukkan pada gambar 8.4. Bagan ini terdiri dari 4 lokasi, dimana masing-masing lokasi memuat 3 bit data.



Gambar 8.4. Konstruksi Memory sederhana dengan 12 sel biner

## 8.3.3. EKSPANSI DAN INTEGRASI MEMORY

Untuk memperbesar kapasitas penyimpanan, dapat dilakukan integrasi beberapa memory. Untuk mengintegrasikan memory, perlu digunakan peta memory yang menunjukkan pembagian lokasi masing-masing memory. Bentuk peta memory ditunjukkan seperti di bawah.

Memory 1 : PROM 8K x 8

Memory 2: EPROM 8K x 8

Memory 3 : RAM 4K x 8.

Kapasitas total dari ke-tiga memory yang terintegrasi di atas adalah 20K x 8, sedangkan pembagian lokasi secara biner dan hexadesimal adalah sebagai berikut :

|          |          |          |          |          |       | BIN   | IER   |       |       |       |       |                |                |       | HEXA                             |
|----------|----------|----------|----------|----------|-------|-------|-------|-------|-------|-------|-------|----------------|----------------|-------|----------------------------------|
| $A_{14}$ | $A_{13}$ | $A_{12}$ | $A_{11}$ | $A_{10}$ | $A_9$ | $A_8$ | $A_7$ | $A_6$ | $A_5$ | $A_4$ | $A_3$ | $\mathbf{A}_2$ | $\mathbf{A}_1$ | $A_0$ |                                  |
| 0        | 0        | 0        | 0        | 0        | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0              | 0              | 0     | 0000 \ PROM                      |
| 0        | 0        | 1        | 1        | 1        | 1     | 1     | 1     | 1     | 1     | 1     | 1     | 1              | 1              | 1     | $\binom{0000}{1\text{FFF}}$ PROM |
|          |          |          |          |          |       |       |       |       |       |       |       |                |                |       |                                  |
| 0        | 1        | 1        | 1        | 1        | 1     | 1     | 1     | 1     | 1     | 1     | 1     | 1              | 1              | 1     | $\frac{2000}{3FFF}$ } EPROM      |
|          |          |          |          |          |       |       |       |       |       |       |       |                |                |       | $\frac{4000}{4FFF}$ RAM          |
| 1        | 0        | 0        | 1        | 1        | 1     | 1     | 1     | 1     | 1     | 1     | 1     | 1              | 1              | 1     | 4FFF <sup>J</sup>                |

Kita perlu menyediakan kapasitas sedikitnya 32K x 8, dimana yang 12K x 8 akan digunakan sebagai cadangan. Untuk mendapatkan kapasitas 32K x 8, perlu disediakan paling sedikit 15 jalur alamat ( $A_0$  s/d  $A_{14}$ ). Karena jumlah memory yang akan diintegrasikan ada 3 buah, diperlukan decoder 2 x 4 (2-input, 4-output) sebagai selektor memory, dimana input decoder adalah  $A_{13}$  dan  $A_{14}$ . Lay out dari integrasi memory ditunjukkan pada gambar 8.5.



Gambar 8.5. Lay out Integrasi Memory 20 K x 8

## 8.4. PROSEDUR PERCOBAAN:

1. Dengan menggunakan modul Wish Maker, rangkailah dua buah IC RAM 74LS89 dan Decoder 74LS138 seperti gambar 8.6.



Gambar 6. Rangkaian Percobaan

- 2. Hubungkan 4 jalur address (A<sub>3</sub> A<sub>2</sub> A<sub>1</sub> dan A<sub>0</sub>) masing-masing RAM ke switch input, 4 jalur input data (D<sub>3</sub> D<sub>2</sub> D<sub>1</sub> dan D<sub>0</sub>) masing-masing RAM ke switch input. Hubungkan juga 4 jalur output data dari masing-masing RAM (S<sub>3</sub> S<sub>2</sub> S<sub>1</sub> S<sub>0</sub>) ke output LED. Hubungkan 1 jalur R/W untuk menyeleksi operasi yang diinginkan dengan switch input. Hubungkan Switch input yang tersisa ke input decoder. Hubungkan dua output decoder ke ME dari masing-masing Memory.
- 3. Masukkan 4 set data pada memory pertama, dan 4 set data pada memory kedua dengan memberikan nilai "0" pada R/W (kondisi menulis data). SW5 = 0 untuk data di memory pertama dan SW5 = 1 untuk data di memory kedua. Atur alamat melalui SW1 s/d SW4.
- 4. Baca data yang telah ditulis pada masing-masing memory tersebut dengan memberikan nilai "1" pada R/W (kondisi membaca data). SW5 = 0 untuk data di memory pertama dan SW5 = 1 untuk data di memory kedua.
- 5. Tuliskan hasil pengamatan pada Tabel di bawah.
- 6. Ulangi untuk 4 set data yang lain dengan alamat yang berbeda.

|    |    |    | ALAMA | Γ  |    | DATAINPUT |    |    |    | DATA OUTPUT |    |    |            |
|----|----|----|-------|----|----|-----------|----|----|----|-------------|----|----|------------|
| No | A4 | A3 | A2    | A1 | A0 | D3        | D2 | DI | D0 | S3          | S2 | SI | <b>S</b> 0 |
| 1  |    |    |       |    |    |           |    |    |    |             |    |    |            |
| 2  |    |    |       |    |    |           |    |    |    |             |    |    |            |
| 3  |    |    |       |    |    |           |    |    |    |             |    |    |            |
| 4  |    |    |       |    |    |           |    |    |    |             |    |    |            |
|    |    |    |       |    |    |           |    |    |    |             |    |    |            |
| 1  |    |    |       |    |    |           |    |    |    |             |    |    |            |
| 2  |    |    |       |    |    |           |    |    |    |             |    |    |            |
| 3  |    |    |       |    |    |           |    |    |    |             |    |    |            |
| 4  |    |    |       |    |    |           |    |    |    |             |    |    |            |

## **8.5. TUGAS**

- 1. Jelaskan berapa kapasitas memory berikut ini :
  - a. RAM 2K x 16 b. EEPROM 4Kx8 c. DROM 8Kx1
- 2. Jika disediakan jenis-jenis Memory sebagai berikut :
  - 2 buah RAM 2Kx8
  - 1 buah EPROM 8Kx8
  - 2 buah EEPROM 4kx8

Jelaskan bagaimana mengintegrasikan memory-memory tersebut supaya tidak "conflict" satu dengan yang lain. Lengkapi dengan Tabel Pemetaan Memory dan pilih jenis Decoder sesuai yang diperlukan.

# DIAGRAM PIN DAN TABEL KEBENARAN

# 7489 (64-bit Bipolar RAM)



| MEMORY<br>ENABLE | WRITE<br>ENABLE | OPERATION | OUTPUTS                                |  |  |  |  |
|------------------|-----------------|-----------|----------------------------------------|--|--|--|--|
| 0                | 0               | Write     | Logical "1" State                      |  |  |  |  |
| 0                | 1               | Read      | Complement of Data<br>Stored in Memory |  |  |  |  |
| 1 -              | . x             | Hold      | Logical "1" State                      |  |  |  |  |

# 74138 (Decoder / Demultiplexer)



DM74LS138 Inputs Outputs Enable Select G2 (Note 1) C B A YO Y1 Y2 Y3 Y4 Y5 Н Н Н Н Н н L L Н Н L Н Н Н н Н Н Н Н Н Н Н Н Н L Н Н н Н Н Н Н Н